Cirrus-logic CS5345 Uživatelský manuál Strana 21

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 42
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 20
DS658F4 21
CS5345
SWITCHING CHARACTERISTICS - CONTROL PORT - SPI FORMAT
Inputs: Logic 0 = DGND = AGND = 0 V, Logic 1 = VLC, C
L
=30pF.
21. Data must be held for sufficient time to bridge the transition time of CCLK.
22. For f
sck
<1 MHz.
Parameter Symbol Min Max Units
CCLK Clock Frequency f
sck
-6.0MHz
RESET
Rising Edge to CS Falling t
srs
500 - ns
CS High Time Between Transmissions t
csh
1.0 - s
CS Falling to CCLK Edge t
css
20 - ns
CCLK Low Time t
scl
66 - ns
CCLK High Time t
sch
66 - ns
CDIN to CCLK Rising Setup Time t
dsu
40 - ns
CCLK Rising to DATA Hold Time (Note 21) t
dh
15 - ns
CCLK Falling to CDOUT Stable t
pd
-50ns
Rise Time of CDOUT t
r1
-25ns
Fall Time of CDOUT t
f1
-25ns
Rise Time of CCLK and CDIN (Note 22) t
r2
- 100 ns
Fall Time of CCLK and CDIN (Note 22) t
f2
- 100 ns
t
r2
t
f2
t
dsu
t
dh
t
sch
t
scl
CS
CCLK
CDIN
t
css
t
pd
CDOUT
t
csh
RST
t
srs
Figure 6. Control Port Timing - SPI Format
Zobrazit stránku 20
1 2 ... 16 17 18 19 20 21 22 23 24 25 26 ... 41 42

Komentáře k této Příručce

Žádné komentáře