Cirrus-logic CS4953xx Uživatelský manuál Strana 23

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 37
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 22
CS4953xx Data Sheet
32-bit Audio Decoder DSP Family
DS705F2 23
5.16 Switching Characteristics — Digital Audio Slave Input Port
Note: In these diagrams, falling edge is the inactive edge of DAI_SCLK.
Figure 11. Digital Audio Input (DAI) Port Timing Diagram
Figure 12. DAI Slave Timing Diagram
Parameter Symbol Min Max Unit
DAI_SCLK period
T
daiclkp
40 ns
DAI_SCLK duty cycle
—4555%
DAI_LRCLK transition from DAI_SCLK active edge
t
daisstlr
10 ns
DAI_SCLK active edge from DAI_LRCLK transition
t
daislrts
10 ns
Setup time DAI_DATAn
t
daidsu
10 ns
Hold time DAI_DATAn
t
daidh
5—ns
DAI_SCLK
DAI_DATAn
t
daidh
t
daidsu
DAI_SCLK
DAI_LRCLK
DAIn_DATAn
t
daislrts
Tdaiclkp
DAI_SCLK
DAI_LRCLK
t
daisstlr
Tdaiclkp
DAIn_DATAn
Zobrazit stránku 22
1 2 ... 18 19 20 21 22 23 24 25 26 27 28 ... 36 37

Komentáře k této Příručce

Žádné komentáře