Cirrus-logic CS4245 Uživatelský manuál Strana 28

  • Stažení
  • Přidat do mých příruček
  • Tisk
  • Strana
    / 59
  • Tabulka s obsahem
  • KNIHY
  • Hodnocené. / 5. Na základě hodnocení zákazníků
Zobrazit stránku 27
28 DS656F3
CS4245
SWITCHING CHARACTERISTICS - CONTROL PORT - SPI FORMAT
Inputs: Logic 0 = DGND = AGND = 0 V, Logic 1 = VLC, C
L
=30pF.
32. Data must be held for sufficient time to bridge the transition time of CCLK.
33. For f
sck
<1 MHz.
Parameter Symbol Min Max Units
CCLK Clock Frequency f
sck
-6.0MHz
RESET Rising Edge to CS Falling t
srs
500 - ns
CS High Time Between Transmissions t
csh
1.0 - s
CS
Falling to CCLK Edge t
css
20 - ns
CCLK Low Time t
scl
66 - ns
CCLK High Time t
sch
66 - ns
CDIN to CCLK Rising Setup Time t
dsu
40 - ns
CCLK Rising to DATA Hold Time (Note 32) t
dh
15 - ns
CCLK Falling to CDOUT Stable t
pd
-50ns
Rise Time of CDOUT t
r1
-25ns
Fall Time of CDOUT t
f1
-25ns
Rise Time of CCLK and CDIN (Note 33) t
r2
- 100 ns
Fall Time of CCLK and CDIN (Note 33) t
f2
- 100 ns
t
r2
t
f2
t
dsu
t
dh
t
sch
t
scl
CS
CCLK
CDIN
t
css
t
pd
CDOUT
t
csh
RST
t
srs
Figure 11. Control Port Timing - SPI Format
Zobrazit stránku 27
1 2 ... 23 24 25 26 27 28 29 30 31 32 33 ... 58 59

Komentáře k této Příručce

Žádné komentáře